Lattice LCMXO1200E-3FTN256表面贴装FPGA
发布时间:2024-12-04 08:56:07 浏览:365
LCMXO1200系列是Lattice公司MachXO系列中的一款复杂可编程逻辑器件(CPLD),旨在满足传统上由CPLD和低容量FPGA处理的应用需求,如胶水逻辑、总线桥接、总线接口、上电控制和控制逻辑。
主要特性
非易失性和可重配置:
LCMXO1200系列设备是非易失性的,支持无限次重配置。
提供即时启动能力,设备在微秒级别内上电。
逻辑和I/O密度:
LCMXO1200系列包含1200个查找表(LUTs)。
提供73至211个I/O引脚,具体数量取决于封装选项。
内存配置:
具有高达9.2 Kbits的嵌入式块RAM(EBR SRAM)。
支持高达6.25 Kbits的分布式RAM。
灵活的I/O缓冲:
支持多种接口标准,包括LVCMOS、LVTTL、PCI、LVDS等。
提供可编程的sysIO缓冲区,适应不同的电压和信号标准。
时钟管理:
支持高达两个模拟PLL(相位锁定环),用于时钟频率的合成和管理。
提供时钟乘法、除法和相位调整功能。
系统级支持:
兼容IEEE标准1149.1边界扫描。
内置振荡器,支持多种电源电压(1.2V、1.8V、2.5V、3.3V)。
符合IEEE 1532标准的系统内编程。
低功耗特性:
支持睡眠模式,能够在系统不活动时显著降低静态电流。
封装选项
LCMXO1200系列提供多种封装选项,适应不同的应用需求:
100-pin TQFP
144-pin TQFP
132-ball csBGA
256-ball ftBGA
订购信息
Part Number | LUTs | Supply Voltage | l/Os | Grade | Package | Pin | Temp. |
LCMXO1200E-3TN100 | 1200 | 1.2 V | 73 | 3 | Lead-Free TOFP | 100 | IND |
LCMXO1200E-4TN100 | 1200 | 1.2V | 73 | 4 | ead-Free TOFP | 100 | IND |
LCMXO1200E-3TN144I | 1200 | 1.2 V | 113 | 3 | ead-Free TOFP | 144 | IND |
LCMXO1200E-4TN144I | 1200 | 1.2 V | 113 | 4 | ead-Free TOFP | 144 | IND |
LCMXO1200E-3MN132 | 1200 | 1.2 V | 101 | 3 | ead-Free csBGA | 132 | IND |
LCMXO1200E-4MN1321 | 1200 | 1.2 V | 101 | 4 | Lead-Free csBGA | 132 | IND |
LCMXO1200E-3BN256I | 1200 | 1.2V | 211 | 3 | ead-Free caBGA | 256 | IND |
LCMXO1200E-4BN256I | 1200 | 1.2 V | 211 | 4 | ead-Free caBGA | 256 | IND |
LCMXO1200E-3FTN256 | 1200 | 1.2V | 211 | -3 | ead-Free ftBGA | 256 | IND |
LCMXO1200E-4FTN256 | 1200 | 1.2 V | 211 | 4 | ead-Free ftBGA | 256 | IND |
应用场景
LCMXO1200系列适用于多种应用,包括:
胶水逻辑
总线桥接
上电控制
控制逻辑
需要高安全性和即时启动的系统
推荐资讯
Connor Winfield的7113、7123、7133和7443系列表面贴装晶体时钟振荡器,尺寸5 x 3.2mm,工作电压3.3V,频率范围1.8 MHz至160 MHz,支持HCMOS逻辑电平。具备三态启用/禁用功能,频率公差±20 ppm至±100 ppm,工作温度范围0至70°C(71xx型号)和-20至70°C(744x型号)。禁用状态下电流消耗仅10uA,符合RoHS标准。
MICRON DDR5服务支持计划(TEP)是一个工程项目,提供对MICRON 的浏览,便于尽快获取技术信息和支持、电气和热模型,及其DDR5产品,以协助设计、研发和运行下一代计算平台。
在线留言